<strike id="0k9r3"><p id="0k9r3"></p></strike>
  • <form id="0k9r3"></form>
    <nav id="0k9r3"></nav>
    <em id="0k9r3"><p id="0k9r3"></p></em>
  • <tr id="0k9r3"><source id="0k9r3"></source></tr>
    <form id="0k9r3"></form>
    <sub id="0k9r3"></sub>

      <sub id="0k9r3"><address id="0k9r3"></address></sub>
      1. <form id="0k9r3"></form>

        24小時聯系電話:18217114652、13661815404

        中文

        您當前的位置:
        首頁>
        電子資訊>
        行業資訊>
        解決高速PCB中的偏移...

        行業資訊

        解決高速PCB中的偏移源


        解決高速PCB中的偏移源

        有時,當我們談論偏斜時,我們并沒有像我們應該的那樣具體。大多數關于歪斜和抖動的討論都涉及布線期間產生的歪斜類型,即由于差分對中的長度不匹配和光纖編織引起的歪斜。事實上,有許多不同的歪斜來源會導致互連上的總抖動,在需要精確時序控制的串行和并行總線中量化這些歪斜很重要。

        如果您編譯一個歪斜源列表,您會發現纖維編織引起的歪斜只是一長串歪斜源中的一個條目。我們將在下面查看可能的偏差源列表,并了解它們如何影響您的PCB的操作。從下面的列表中,我們將看到,通過注意PCB基板中的纖維編織結構,并不能簡單地解決其中一些與歪斜有關的問題。

        偏斜的來源

        這里要注意的第一點是抖動和歪斜之間的區別,以及隨機和確定性抖動/歪斜之間的區別。可能我見過的最好的歪斜定義來自 Steve Corrigan 撰寫的舊德州儀器應用筆記。在本應用筆記中,Steve 將抖動描述為所有偏差的總和。這應該說明為什么有些作者有時會交替使用“jitter”“skew”(我自己錯誤地這樣做了)。JEDEC 對抖動和偏斜有自己的定義。

        無論您使用哪個術語,有時抖動和隨機偏斜之間存在關聯,而偏斜一詞將用于指代偽隨機或確定性偏斜。實際上,隨機偏差只有一個來源:熱噪聲。構成所有物質的原子和分子的隨機運動確實會導致電子電路中的噪聲,但它只在高精度的低水平測量中很重要。在大多數應用程序中,您需要擔心的偏差源是確定性的,并且可以鏈接回根本原因。

        下表顯示了 PCB 中可能出現的偏差源列表,以及每個出現的位置的簡要說明。

        纖維編織引起的歪斜

        由于PCB基板材料的構造周期性地不均勻和各向異性。優選機械鋪展的玻璃織物以減少這種情況。

        周期性偏斜

        由系統中其他來源引起的周期性噪聲引起,例如高速 I/O 切換引起的電源軌噪聲。

        有界不相關偏斜

        串擾引起的;這種偏差與受害互連上的活動無關,因此它看起來是隨機的。

        占空比失真

        這可能是另一個噪聲源的副作用。它指的是開關閾值或邏輯閾值偏離其理想值的情況,這會取代脈沖串的上升沿。

        符號間干擾

        由接收器測量的反射和隨后的干擾引起;反射符號可以在所有后續符號上創建一個早期或晚期上升沿。

        數據相關脈寬調制

        這是高速通道中帶寬限制特性的副作用(例如,損耗或終端的分散、寄生電容)

         

        這張表有很多事情要做;我們有多個歪斜來源與纖維編織效果無關,無法通過應用長度匹配來解決!但是,如果您查看第一行下方,我們會看到這些偏斜的大部分來源出現在系統級別,這是由于系統中不同功能塊之間或芯片和電路板之間的一些相互作用。

        你能消除所有偏斜嗎?

        不幸的是,答案是,你永遠無法完全消除偏斜。即使您抑制了上面列出的所有確定性偏斜源,由于熱噪聲,仍然會有一定數量的隨機偏斜。盡管您永遠無法完全消除偏斜,但您可以通過一些基本的布局指南將其最小化。

        玻璃編織: 使用更緊密的編織材料,如散布玻璃;這直接面對纖維編織引起的歪斜。

        串擾和寄生:了解導致兩個互連之間寄生耦合的原因,并規劃布局以減少這種耦合。處理寄生耦合的最簡單方法是適當的疊層設計,以實現適當的接地布局。

        端接:確保通道以平坦的目標阻抗進行端接,達到通道所需的帶寬限制。換句話說,確保通道至少終止于通道的奈奎斯特頻率。

        電源完整性:確保需要對高速信號進行精確時序或邊緣速率精確時序的組件接收穩定的電源。

        處理完這些問題后,可以應用標準差分或并行總線延遲調整結構來補償PCB中剩余的偏移,以處理任何長度不匹配。此時,即使互連中存在一些殘余偏斜,大部分偏斜也將得到解決,并且信號仍將在接收器 I/O 處對齊。

        請輸入搜索關鍵字

        確定
        国产在线视频在线